首页 | 本学科首页   官方微博 | 高级检索  
     检索      

基于FPGA的便携式BPC定时接收机设计
引用本文:刘小花,许林生,华宇.基于FPGA的便携式BPC定时接收机设计[J].时间频率学报,2012,35(2):88-95.
作者姓名:刘小花  许林生  华宇
作者单位:1. 中国科学院国家授时中心,西安710600 中国科学院研究生院,北京100039 中国科学院精密导航定位与定时技术重点实验室,西安710600
2. 中国科学院国家授时中心,西安710600 中国科学院精密导航定位与定时技术重点实验室,西安710600
摘    要:介绍了一种基于FPGA的便携式低频时码接收机系统的设计方案。该接收机的特点是体积小,功耗低,方便户外工作人员携带。描述了该接收机的硬件系统结构,给出了软件算法。硬件结构中,使用了ALTERA公司的EP2C70F672C8芯片,软件部分在QuartusⅡ开发环境下完成。系统测试结果表明,按本方案设计的接收机集成度高,可靠性好,易扩展,易升级,具有一定的实用价值。

关 键 词:低频时码  数字接收机  数字滤波  现场可编程门阵列(FPGA)

A design of portable low frequency time-code receiver based on FPGA
LIU Xiao-hua,XU Lin-sheng,HUA Yu.A design of portable low frequency time-code receiver based on FPGA[J].Journal of Time and Frequency,2012,35(2):88-95.
Authors:LIU Xiao-hua  XU Lin-sheng  HUA Yu
Institution:1,3(1.National Time Service Center,Chinese Academy of Sciences,Xi′an 710600,China; 2.Graduate University of Chinese Academy of Science,Beijing 100039,China; 3.Key Laboratory of Precision Navigation and Timing Technology,National Time Service Center, Chinese Academy of Sciences,Xi′an 710600,China)
Abstract:
Keywords:low frequency time-code  digital receiver  digital filter  field programmable gate array(FPGA)
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号