首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到16条相似文献,搜索用时 93 毫秒
1.
采用直接数字频率合成(DDS)技术设计的Loran—C信号源,具有输出杂散多且难以预测的缺点。基于对DDS基本原理的研究分析,针对DDS输出信号存在的相位舍位杂散问题,对其关键部位的相位累加模块进行优化设计,并基于FPGA技术,在QuartusII环境下完成了对Loran.C信号源的实现与仿真验证。结果表明,通过优化的设计算法能够产生失真小,稳定度好的输出波形,从而验证了该方法抑制杂散的有效性与可行性。  相似文献   

2.
通过对通用串行总线(USB)协议和直接数字合成(DDS)技术的研究和分析,设计实现了一种采用DDS技术的高精度频率源,并且能通过计算机应用软件对其进行实时控制.给出了该设计的硬件结构与部分关键程序的结构,同时给出了对该设计性能参数的测量结果,并对其进行了简单分析和探讨.  相似文献   

3.
为满足精密时间测量和高性能星载原子钟等国家重要研究课题的实验应用需求,研制了主要由AD9956芯片和8位高性能单片机构成的一种DDS(直接数字合成)任意频率合成器。在分析DDS的基本原理和特点的基础上,从硬、软件等方面较为详细地介绍了该频率合成器的设计,对同时完成的专用于控制该合成器工作的计算机应用软件也作了介绍。实际使用结果表明:研制的合成器符合实验使用要求,并对促进课题的研究完成发挥了积极作用。  相似文献   

4.
DDS输出频谱特点及改善方法   总被引:1,自引:0,他引:1  
利用非均匀采样模型得到了存在相位截断时直接数字频率合成(DDS)的输出频谱,通过分析频谱特点,讨论了改善频谱分布的方法  相似文献   

5.
阐述了一种用于时间同步系统的高性能数字移相系统的设计方案和实现过程,该系统采用直接数字合成(DDS)技术,其同步精度小于100 ns,移相精度可达5×10-10 s,同时能够实现精度为10-6 Hz的频率调节。该系统是为时间同步系统设计,并可广泛应用到军用、电力、通信等领域中。  相似文献   

6.
着重讨论了汽泡型铷原子频标伺服电路中T型选频电路和RC移相电路的相位稳定性,分析了它们的附加相移波动影响整机频率稳定度的机理。为改进原子频标的性能,提出了一种用现场可编程门阵列(FPGA)实现对同步检测参考信号进行数字移相的技术。该基于FPGA的伺服电路的温度附加不稳定度为1×10-12/℃。  相似文献   

7.
根据在射电天文频谱观测中出现的新需求,介绍了近年来数字技术的新进展.达到GHz采样速率的多位高速模数转换器(Analog-to-Digital Converter,ADC)、海量数字处理芯片现场可编程门阵列(Field Progxammable Gate Array,FPGA)以及运行在这些芯片上的并行快速傅里叶变换知识产权(Fast Fourier,Transform Intellectual Property,FFT IP)内核,结合高性能数据总线的系统集成,为射电天文构建新型FFT频谱仪提供了可能的技术选择.与现有其他类型频谱仪相比,集成了这些新技术的数字型FFT频谱仪有更大的带宽、更高的谱分辨率、更高的动态范围和整体稳定性,此类频谱仪的出现显示了射电频谱技术已经进入了新一代数字技术应用的阶段.  相似文献   

8.
主要介绍上海天文台利用FPGA技术研制高精度数字分频钟的设计工作。采用FPGA技术实现了诸如数码管的控制、按键的处理、高精度秒信号的产生以及与外秒间同步等设计所需功能。设计电路大大简化,使得功能更加可靠,性能更加稳定。  相似文献   

9.
基于FPGA的数字匹配滤波器的实现   总被引:3,自引:0,他引:3  
对数字匹配滤波器的原理和结构进行了简要的介绍,重点给出了在现场可编程门阵列(FPGA)中数字匹配滤波器倒置结构的硬件实现.通过对设计电路的实时仿真表明:该数字匹配滤波器具有捕获精度高、速度快的特点,可应用于其它扩频系统的数字接收机中.  相似文献   

10.
氢原子钟辅助电子学系统已稳定工作多年,但是与目前的先进技术相比,原来的设计理念已显陈旧,同时暴露出外围电路庞杂、故障点比较多、问题查找困难等诸多问题;运用ARM+FPGA模式对电路进行了改进,其中运用12 bit高精度模数转换芯片实现参数采样,数字化设计改进氢原子钟智能温度控制系统,采用直接数字式频率合成器(Direct Digital Synthesizer,DDS)技术设计产生综合器频率信号,简化设计实现氢原子钟的通信功能;从测试结果来看,提高了参数的采样精度,数字化的智能温控模式实现了温度的自动化智能调整,直接式频率合成器技术简化了设计电路,基于i Coupler磁隔离技术的隔离型RS-232接口收发器设计提高了接口的稳定性;从整体设计来看,大大简化了设计电路,提高了系统性能及可靠性。  相似文献   

11.
基于ARM+FPGA的IRIG-B码产生器的研制   总被引:2,自引:0,他引:2  
本设计中采用ARM芯片作为主控芯片,FPGA芯片作为主功能芯片,使用C和Verilog语言编程。通过软件控制生成IRIG-B(DC)码信号,由分频1PPS信号和外部标准1PPS信号锁相同步保证时标信号的同步,在产生DC码后采用基于FPGA内部ROM数字查找表技术实现AC码的数字调制。整体方案设计简单,应用方便。  相似文献   

12.
数字调频和数字伺服在被动型氢原子钟上的应用   总被引:1,自引:1,他引:0  
简单介绍了被动型氢原子钟的组成及原理,阐述了基于数字调频和数字伺服的电子电路在被动型氢原子钟上的应用(目的是改善钟性能),并给出了设计的最终测试结果及其分析,数据表明该系统的稳定度比原有系统有很大提高。为了进一步改善钟性能,又对伺服系统提出了以数字信号处理器(DSP)和现场可编程门阵列(FPGA)为主体的新的方案。  相似文献   

13.
介绍了一种基于数字信号处理器(DSP)和现场可编程门阵列(FPGA)的低频时码接收机的硬件组成,描述了该接收机系统实现时间同步的方法,阐述了DSP和FP-GA的软件设计,给出了测试和仿真结果。该设计方案具有精度高、可靠性强、扩展性好等优点。  相似文献   

14.
在被动型氢原子钟数字伺服电路中,使用FPGA对误差信号进行数字信号处理。设计了一种简单的低通滤波器,与传统的FIR滤波器相比,节省了FPGA的使用资源,并且性能优于传统滤波器,能够很好地应用于被动型氢钟。  相似文献   

15.
An integrating spectrometer based on a two-stage polyphase digital filter bank (PDFB) algorithm is described. The first PDFB operates on a time multiplexed wideband signal, with a bandwidth up to 1 GHz. The second PDFB is performed in parallel over couples of overlapping channels from the first filterbank. The design automatically deletes the unused portions of the first filterbank channels, providing a seamless, uniform channelization of the input band. The design has been implemented and tested on the VLBI DBBC platform, using a single Xilinx XC5VLX220 FPGA.  相似文献   

16.
在分析数控振荡器(NCO)工作原理的基础上,以低频信号为例,研究了影响NCO性能的几个因素。结合杂散特性,着重讨论了频率控制字误差对输出频率带来的影响,提出在相位累加器中加入小数部分补偿,以使降低信号频率门限值和提高输出的准确性。最后采用FPGA(现场可编程门阵列)实现了带有小数补偿的NCO,在兼顾硬件资源的同时优化了系统性能,另外通过仿真验证了这种方法的可行性。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号