排序方式: 共有14条查询结果,搜索用时 31 毫秒
1.
用GPS秒信号锁定高频振荡器的方法研究 总被引:1,自引:0,他引:1
对用远距离传输的GPS秒信号锁定本地高频晶体振荡器的方法进行了探讨。介绍了高精度的时间数字转换器TDC(Time to Digital Converter)和对滤波的方法进行了探讨。为了降低成本又能够满足设计要求的精度,还考虑了双D/A转换的方法。有关的硬件系统已经通过了调试和一系列的测试和实验,在测量和控制精度方面,能达到设计的要求。此外,提出了这个系统有待解决的问题,如双D/A转换的非线性问题,Kalman滤波抗野值及继续提高精度的问题。 相似文献
2.
数字锁相频率源研究与设计 总被引:1,自引:0,他引:1
刘心田 《成都信息工程学院学报》2001,16(4):278-284
介绍了数字锁相环的基本原理、主要技术指标及集成频率合成器Q3236的功能特点。对Q3236外围电路参数进行了分析设计。同时也对系统性能进行了分析。 相似文献
3.
介绍了一种基于Delta-Sigma调制小数分频技术和YTO的宽带、高分辨率频率合成器的设计方案.对环路的数学模型进行了详细的分析,给出了计算机辅助设计结果.实测表明,方案可实现输出频率2-4 GHz,分辨率1Hz,并具有低相噪的特点. 相似文献
4.
介绍了一种采用锁相环技术(PLL)产生高稳定度正弦信号的宽频带频率合成器方案,在该系统中采用锁相环频率合成器芯片ADF4360-7设计锁相环电路.简要分析了该芯片的工作原理,并给出了频率合成器的电路参数.通过该系统实现的宽频带本振信号的输出频率范围达到500 MHz~1 GHz. 相似文献
5.
介绍一个专用甚高频频率合成器的设计方案和实施中的一些关键技术.该合成器输出频率范围为99.3MHz~100.7MHz;步距分粗(20kHz)细(100Hz)两档;输出短期频率的稳定度为3×10(-9)/25ms和1×10(-10)/s. 相似文献
6.
针对被动型铷原子频标电路模块中由三极管等数量众多的分立元件搭建的9倍选频放大模拟电路和种类繁多的集成电路搭建的5.3125 MHz综合器电路,给出了数字化电路解决方案。在此新方案中,通过使用一种复杂可编程逻辑器件对锁相环进行编程控制,可以实现对10 MHz参考信号18倍频的精确控制;同时,利用该复杂可编程逻辑器件内部"虚拟"的集成电路对10MHz参考信号进行分频变换可以得到5.3125MHz信号。实际使用证明,这种设计方案具备易于集成、调试简单的优点,在替换原有模拟倍频、综合器功能电路后,成功实现整机锁定,各项性能指标均达到或优于原有水平,使整机向数字化、小型化迈出重要的一步。 相似文献
7.
提出以Compact RIO作为硬件平台,用Lab VIEW FPGA技术实现48通道强震动数据采集器底层数据采集功能。详细阐述了设计要点及从技术上实现了时钟同步、数据采集、标定信号输出、量程设置、状态显示、外触发信号接入等功能。结果表明,数据采集器的噪声、动态范围、幅频响应等主要技术指标满足国内地震行业标准DB/T 10-2001的要求,数据采集器的线性度误差满足DB/T 22-2007的要求。实现的阶段成果能为人们利用NI产品进行强震动数据采集器开发提供重要参考。 相似文献
8.
9.
介绍了对环路滤波器调制的一点注入式调频的实现原理、设计要点、工程设计实例及测试结果.实测表明通过对环路滤波器的一点注入式调频,是一种切实可行的性价较高的音频调频方式. 相似文献
10.